php购物网站搜索栏怎么做,定制小程序开发公司,wap asp网站模板下载,php网站开发原理SMPTE UHD-SDI IP
通过使用以下步骤指定与IP核心相关联的各种参数的值#xff0c;可以自定义IP以在设计中使用#xff1a;
1.从IP目录中选择IP。
2.双击所选IP#xff0c;或从工具栏或右键单击菜单中选择“自定义IP”命令。 所需约束
rx_clk和tx_clk的周期必须根据要支…SMPTE UHD-SDI IP
通过使用以下步骤指定与IP核心相关联的各种参数的值可以自定义IP以在设计中使用
1.从IP目录中选择IP。
2.双击所选IP或从工具栏或右键单击菜单中选择“自定义IP”命令。 所需约束
rx_clk和tx_clk的周期必须根据要支持的最大线路速率进行约束。
设计中的EDH处理器还需要多周期时钟路径约束这些约束在核心生成时自动提供。
12G时钟频率
支持12G-SDI必须将SMPTE UHD-SDI核心rx_clk和tx_clk的频率限制为297 MHz。rx_clk的源通常是串行收发器信号RXOUTCLK。tx_clk的源通常是串行收发器信号TXOUTCLK。
要在这些时钟上使用的确切约束取决于设计的分层结构但它们类似于下面所示的约束具有到串行收发器的TXOUTCLK和RXOUTCLK引脚的特定应用路径。 create_clock -period 3.333 -name tx0_outclk -waveform {0.000 1.667} [get_pins SDI/ GTX/gtxe2_i/TXOUTCLK] create_clock -period 3.333 -name rx0_outclk -waveform {0.000 1.667} [get_pins SDI/ GTX/gtxe2_i/RXOUTCLK] 6G及以下时钟约束 当最大线路速率为6G-SDI或更慢时rx_clk和tx_clk的最大时钟频率为148.5MHz并且以下约束是适当的 create_clock -period 6.667 -name tx0_outclk -waveform {0.000 3.333} [get_pins SDI/ GTX/gtxe2_i/TXOUTCLK] create_clock -period 6.667 -name rx0_outclk -waveform {0.000 3.333} [get_pins SDI/ GTX/gtxe2_i/RXOUTCLK] 参考pg205-SMPTE UHD-SDI v1.0 第四章节