食品网站开发,wordpress 关联文章,wordpress 教学视频,怎么做示爱的网站随着现代处理器技术的发展#xff0c;在互连领域中#xff0c;使用高速差分总线替代并行总线是大势所趋。与单端并行信号相比#xff0c;高速差分信号可以使用更高的时钟频率#xff0c;从而使用更少的信号线#xff0c;完成之前需要许多单端并行数据信号才能达到的总线带…随着现代处理器技术的发展在互连领域中使用高速差分总线替代并行总线是大势所趋。与单端并行信号相比高速差分信号可以使用更高的时钟频率从而使用更少的信号线完成之前需要许多单端并行数据信号才能达到的总线带宽。
PCI总线使用并行总线结构在同一条总线上的所有外部设备共享总线带宽而PCIe总线使用了高速差分总线并采用端到端的连接方式因此在每一条PCIe链路中只能连接两个设备。这使得PCIe与PCI总线采用的拓扑结构有所不同。PCIe总线除了在连接方式上与PCI总线不同之外还使用了一些在网络通信中使用的技术如支持多种数据路由方式基于多通路的数据传递方式和基于报文的数据传送方式并充分考虑了在数据传送中出现服务质量QoS (Quality of Service)问题。 PCIe引脚定义如下有4种接口尺寸每种接口的1到11对引脚都是一样的剩下的是差分数据线和时钟数据线数量不同对应的PCIe尺寸也不一样X1的PCIe板子可以插在X4的插槽上。