商务网站创建多少钱,物流企业网站建设方案,西安seo网站管理,天津住房城乡建设厅官方网站FPGA_Signal TapII 逻辑分析仪 在线信号波形抓取 由于一些工程的仿真文件不易产生#xff0c;所以我们可以利用 quartus 软件自带的 SignalTap 工具对波形进行抓取 对各个信号进行分析处理#xff0c;让电子器件与FPGA进行正常通讯工作#xff0c;也验证所绘制的波形图是否一… FPGA_Signal TapII 逻辑分析仪 在线信号波形抓取 由于一些工程的仿真文件不易产生所以我们可以利用 quartus 软件自带的 SignalTap 工具对波形进行抓取 对各个信号进行分析处理让电子器件与FPGA进行正常通讯工作也验证所绘制的波形图是否一致。
1、 首先确保你的工程已经完成包括引脚配置I/O 设置等然后编译工程。连接开发板 与 Blaster 仿真器对开发板上电完成之后打开 tool – signaltapII logic analyzer.
2、点击方框处的 setup在弹出的窗口中选择USB-Blaster[USB-0]选项点击 close 即可。 3、 点击方框处添加 sof 文件一般 sof 文件在工程路径下 output file 文件夹下点击打开即可。 4、接下来先点击方框 1 处的 setup再点击方框 2 处进行采样时钟设置在弹出的窗口中选择箭头所指的选项再确定左侧小方框中的图标跟图示相同然后点击“list”。 5、 选中左侧信号列表里的时钟信号以他为触发信号点击中间方框中的按钮该信号会加入到右边栏里点击 OK 6、 接下来设置采样深度这里选择2k。采样深度受FPGA逻辑资源的限制也就是采样占用的FPGA逻辑资源和逻辑功能占用的FPGA逻辑资源是有上限的逻辑功能占用的资源越多则逻辑分析仪采样所能占用的资源就越少。 7、 双击左侧方框处的空白来添加要观察的信号在弹出的窗口中选择箭头处的选项之后 点击 list。
8、 选中左侧信号列表里需要观察的信号点击中间方框中的按钮信号会加入到左侧栏也可点击下方反方向的按钮删除信号点击 OK
双击左侧方框处的空白来添加要观察的信号在弹出的窗口中选择箭头处的选项之后 点击 list。 双击空白处选择要分析的数据
9、 保存该分析文件点击 file → save as 填写文件名称点击保存即可。 10、 回到主窗口点击全部保存并编译如图示。 11、 编译完成之后点击图示 1 处的下载下载完成之后再点击图示 2 处开始采集。
12、 此时会看到采集到的波形图示 1 处是波形窗口图示 2 处是信号名称
13、 点击方框中的 setup 选中要设置的信号鼠标右键单击可以进行触发方式设置即检测到设置的触发电平或者触发沿data界面的信号波形图会显示出符合设置的信号变化。设置好之后重新采集。 14、 重新采集可以看到触发点如图箭头处把鼠标放在波形上左键放大波形右键缩小波形。
15、如果已经有逻辑分析文件可以在主页面上打开 assignment → setting在左侧栏中选 中 sgnaltapII logic analyzer在左侧方框处勾选使能逻辑分析仪即可。打开 tool – signaltapII logic analyzer.就可使用逻辑分析仪。 关闭减少FPGA占用量