河南省建设厅网站建设领域涉黑,优秀高端网站建设服务商,王烨江婉柔,网站系统的设计与实现xilinx的原语的使用
在学习FPGA实现千兆网时需要GMII转RGMII#xff0c;这就涉及了原语的使用#xff0c;特此记录#xff01;
一、原语 与RGMII接口相关的原语#xff1a;
BUFG:全局时钟网络
BUFIO#xff1a;只能采集IO的数据#xff0c;采集IO数据的时候延时是最低的…xilinx的原语的使用
在学习FPGA实现千兆网时需要GMII转RGMII这就涉及了原语的使用特此记录
一、原语 与RGMII接口相关的原语
BUFG:全局时钟网络
BUFIO只能采集IO的数据采集IO数据的时候延时是最低的
IDDR双沿数据的采样输出多位的数据
ODDR输出将输入的两bit数据在时钟的双沿进行输出输出1位的双沿数据。
IDELAYE2和IDELAYCTRL对数据进行延迟注在ug472手册有详细的介绍二、GMMI和GMII接口的转化 rgmii_rxc要连接到开发板上SRCC/MRCC类型的引脚上否则编译错误这些类型是专用的时钟网络 单端信号和差分信号单端就是只用1跟线完成数据的传输比如点亮led灯。差分信号就是需要两跟线来完成传输优点传输距离远抗干扰强更文稳定。
单端信号支持的电平标准LVCMOS、LVTTL、HSTL、PCI、SSTL。
差分信号支持的电平标准LVDS 、Mini_LVDS,RSDS,PPDS,BLVDS,differential HSTL and SSTL。 IDDR有三种模式
OPPOSITE EDGE modeSAME EDGE modeSAME EDGE PIPELINED mode使用比较多
三种方式都是在时钟的上升沿和下降采集数据不同的地方是对数据的输出方式不同。
1OPPOSITE EDGE mode双沿采样时序图在时钟的上升沿和下降沿对一位的数据D进行采样通过Q1和Q2进行输出。输出的数据Q1和Q2有相位差。 2SAME EDGE mode模式 3SAME EDGE PIPELINED mode IDDR的示意图 IDDR引脚的含义 IDDR置位和复位的引脚高电平有效 IDDR参数设置 IDDR原语 四、ODDR的两种模式
1、OPPOSITE EDGE mode
2、SAME EDGE mode1模式1OPPOSITE EDGE mode。输入的两bit数据D1,D2转成1bit数据OQ的输出。输入的两位数据有相位的偏差 2)模式2SAME EDGE mode。输入的两位数据无相位的偏差
常用这种模式
ODDR原语的框图和端口介绍 ODDR参数设置 --晓凡 2023年10月2日于武汉书