当前位置: 首页 > news >正文

免费做漫画网站湖南关键词优化品牌价格

免费做漫画网站,湖南关键词优化品牌价格,网页视频下载工具哪个好,微信小程序源代码模板来源#xff1a;IEEE转自#xff1a;悦智网在技术领域最著名的准则之一就是摩尔定律。在过去55年的时间里#xff0c;“摩尔定律”已经描述并预测了晶体管的缩小#xff0c;如一组称为技术节点的数字在过去以大约每两年一次的频率更新。像一些基于物理学的世界末日时钟一样… 来源IEEE转自悦智网在技术领域最著名的准则之一就是摩尔定律。在过去55年的时间里“摩尔定律”已经描述并预测了晶体管的缩小如一组称为技术节点的数字在过去以大约每两年一次的频率更新。像一些基于物理学的世界末日时钟一样几十年来节点数量一直在不停地下降因为工程师设法使它们可以容纳在同一块硅片中的晶体管数量定期增加一倍。其实在戈登·摩尔Gordon Moore 首次推出以他的名字命名的趋势时业界并没有节点之类的东西而且在一个IC上经济上只能集成大约50个晶体管。但是经过从业人员数十年的艰苦努力和数千亿美元的投资看看我们已经走了多远如果您有幸在高端智能手机上阅读本文那么它内部的处理器是使用称为7纳米节点的技术制造的。这意味着在一平方毫米的硅中大约有1亿个晶体管。在5纳米节点上制造的处理器现已投入生产行业领导者期望在十年内致力于所谓的1纳米节点。然后呢毕竟1nm已经几乎是五个硅原子的宽度。因此也许您会以为您很快就会想到摩尔定律将不再存在半导体制造技术的发展将不会进一步提高处理能力而固态设备工程是一条死路一条。不过你会错的。半导体技术节点系统绘制的前景图是错误的。实际上7纳米晶体管的大多数关键特征都比7纳米大得多并且命名和物理现实之间的脱节已经存在了大约二十年。当然这不是秘密但这确实会带来一些不幸的后果。一是持续关注“节点”的事实掩盖了这样一个事实即即使不再需要对CMOS晶体管的几何结构进行进一步的微缩但半导体技术实际上仍将有可能继续推动计算向前发展另一个问题是以节点为中心的半导体发展观未能以过去的产业振兴方式指出前进的方向。最后令人讨厌的是这么多的库存投入到根本上毫无意义的数字中。寻找更好的方法来标记行业里程碑的努力开始产生明显更好的替代方法。但是在一个声名狼藉的竞争性行业中专家是否会团结其中之一是个问题让我们希望他们这样做这样我们就可以再次拥有一种有效的方法来衡量世界上最大最重要最有活力的行业之一的进步。那么我们将如何到达一个可以说是过去一百年中最重要的技术发展错误地出现了自然终点的地方自1971年发布Intel 4004微处理器那年起MOS晶体管的线性尺寸缩小了约1,000倍单个芯片上的晶体管数量增加了约1500万倍。用来衡量集成密度这种惊人进步的度量标准主要是尺寸称为金属半节距Metal half-pitch和栅极长度gate length。这在一开始很方便因为很长一段时间里它们的数字几乎相同。金属半节距是芯片上从一个金属互连的起点到下一个金属互连的起点的一半距离。在直到十年前一直占据主导地位的二维或“平面”晶体管设计中栅极长度测量的是晶体管源极和漏极之间的空间。器件的栅极叠层位于该空间中该栅极叠层控制着源极和漏极之间的电子流动。从历史上看它是决定晶体管性能的最重要尺寸因为较短的栅极长度表明开关器件的速度更快。在栅极长度和金属半节距大致相等的时代它们代表了芯片制造技术的基本特征成为节点数。芯片上的这些功能通常每代缩小30。这样的减小使晶体管密度加倍因为将矩形的x和y尺寸都减小30意味着面积减半。在整个19世纪70年代和80年代使用栅极的长度和半节距作为节点一直达到其目的但是在1990年代中期这两个功能开始脱钩。为了继续在速度和设备效率上取得历史性的进步芯片制造商比设备的其他功能更积极地缩短了栅极的长度。例如使用所谓的130 nm节点制造的晶体管实际上具有70 nm的栅极。结果是摩尔定律密度加倍路径的延续但栅极长度不成比例地缩小。然而在大多数情况下行业仍然遵循旧的节点命名约定的节奏。无意义的技术节点在19实际90年代中期之前逻辑技术节点与其制造的CMOS晶体管的栅极长度同义。实际的栅极长度缩短了一会儿然后停止微缩。GMT方法光刻技术的局限性最先进的光刻技术即极端紫外光刻技术依赖于13.5纳米波长的光。这意味着芯片功能将很快停止微缩。芯片制造商将不得不转向单片3D集成增加设备层次以保持硅CMOS的密度增加。GMT方法通过说明两个最关键的特征接触的栅极节距和金属节距的大小以及层数来对此进行跟踪。21世纪初的发展使事情变得更遥远因为处理器要克服功耗的限制。工程师们找到了保持设备改进的方法。例如将晶体管的一部分硅置于源极strain 下可使电荷载流子在较低的电压下更快地通过从而提高了CMOS器件的速度和功率效率而又不使栅极长度变得更短。由于电流泄漏问题需要对CMOS晶体管进行结构更改因此事情变得更加陌生。2011年当英特尔在22纳米节点上切换到FinFET时这些设备的栅极长度为26纳米半间距为40纳米鳍片为8纳米。IEEE终身研究员和英特尔资深人士Paolo Gargini说该行业的节点到那时绝对没有意义因为它与您可以在芯片上找到的与实际工作相关的任何尺寸都没有关系”。谁领导着新的度量标准工作之一。尽管半导体行业需要更好的东西但已达成广泛共识尽管不是普遍的。一种解决方案是简单地将术语与对晶体管重要的实际特征的大小重新对齐。这并不意味着要回到栅极长度后者不再是最重要的功能。相反建议使用两种方法来表示制造逻辑晶体管所需面积的实际限制。一种称为接触栅间距。此短语是指从一个晶体管的栅极到另一个晶体管的栅极的最小距离。另一个重要指标金属间距测量两个水平互连之间的最小距离。由于栅极长度现在已不再重要因此不再有任何理由将金属间距分成两半。Arm首席研究工程师Brian Cline解释说这两个值是在新流程节点中创建逻辑的“最小公分母”。这两个值的乘积很好地估计了晶体管的最小可能面积。其他每个设计步骤形成逻辑或SRAM单元电路块都增加了最低限度。他说“具有深思熟虑的物理设计特征的良好逻辑过程将使该值的降级最小”。IEEE国际设备和系统路线图IRDS主席Gargini 在四月份提出该行业采用结合接触式栅极节距G金属节距M的三位数指标来“回归现实”。对于未来的芯片来说至关重要的是芯片上的设备的层数或层数T。IRDS是“国际半导体技术路线图”ITRS的继承者ITRS是一项现已失效数十年之久的全行业研究旨在预测未来节点的各个方面从而使该行业及其供应商有一个统一的目标。“这三个参数是评估晶体管密度所需的全部知识” ITRS的负责人Gargini说。IRDS路线图显示即将推出的5nm芯片的接触栅距为48nm金属栅距为36nm并且具有单层结构即公制G48M36T1。它并不能完全解决问题但是它确实传达了比“ 5-nm节点”有用的信息。与节点命名法一样此GMT指标的栅极间距和金属间距值在整个十年中将继续减小。但是它们的运行速度将越来越慢以目前的速度到现在大约10年后才能达到终点。到那时金属间距将接近极限紫外光刻可以解决的极限。尽管上一代光刻机能够经济高效地克服其193 nm波长的可感知极限但没有人期望极端紫外线会发生同样的事情。Gargini说“到2029年左右我们达到了光刻技术的极限。” 之后“前进的方向是堆叠……。这是增加密度的唯一途径。”届时层数T项将变得非常重要。当今先进的硅CMOS是单层晶体管通过十多个金属互连层将它们链接到电路中。但是如果您可以构建两层晶体管则可能使器件的密度几乎翻倍。对于硅CMOS目前仍在实验室中但是时间不长。十多年来工业研究人员一直在探索生产“ 单片式3D IC ”的方法这些芯片中一层又一层地堆叠着晶体管。这并非易事因为硅加工温度通常很高以至于建造一层会损坏另一层。尽管如此一些工业研究工作尤其是比利时纳米技术研究公司Imec法国的CEA-Leti和Intel正在开发可以在CMOS逻辑中构建两种类型晶体管的技术-NMOS和PMOS-一种在另一种之上。即将出现的非硅技术甚至可以更快地进入3D。例如麻省理工学院教授马克斯·舒拉克Max Shulaker和他的同事们参与了依赖于碳纳米管晶体管层的3D芯片的开发。因为您可以在相对较低的温度下处理这些设备所以与使用硅设备相比可以更轻松地将它们构建为多层。其他公司正在研究可以在硅上方的金属互连层内构建的逻辑或存储设备。其中包括由原子稀薄的半导体如二硫化钨制成的微机械继电器和晶体管。大约一年前一群著名的学者聚集在加州大学伯克利分校的校园中提出了自己的标准。这种专家的组合寻求一种指标该指标可以消除节点的世界末日时钟氛围。他们决定至关重要的是该指标不应有自然终点。换句话说数字应该随着进步而上升而不是下降。它还必须简单准确并且与改进半导体技术的主要目的功能更强大的计算系统相关。为此他们需要做的事情不仅仅是IRDS的GMT指标所能描述的用于制造处理器的技术。他们想要一个不仅考虑处理器而且还考虑整个计算机系统其他影响性能的关键因素的度量标准。这可能看起来过于雄心勃勃也许是这样但是随着方向计算的开始它显得格外刺眼。破解Intel Stratix 10现场可编程门阵列的封装您将发现的不仅仅是FPGA处理器。在封装内部处理器芯片被一系列“ 小芯片” 包围其中包括两个高带宽DRAM芯片。用密集的互连阵列蚀刻的一小片硅片将处理器连接到内存。一台计算机最基本的就是逻辑内存以及它们之间的连接。因此要拿出自己的新的指标为此该小组选择的参数是DL, DM, 和 DC。这就是LMC度量。根据LMC指标的发起者在当今以数据为中心的时代D LD M和D C的改进共同为计算系统的整体速度和能源效率做出了重要贡献。他们绘制了历史数据显示了逻辑内存和连接性增长之间的相关性这表明D LD M和D C的均衡增长已经持续了数十年。这种平衡在计算机体系结构中是隐含的他们认为令人惊讶的是它适用于各种复杂程度的计算系统从移动和台式机处理器一直到世界上最快的超级计算机。小组成员说这种均衡的增长表明未来将需要类似的改进。LMC方法称为LMC的节点度量标准的替代方法通过说明逻辑密度D L主存储器的密度D M以及链接它们的互连的密度D C来获取技术的价值。在LMC度量标准中 D L是逻辑晶体管的密度以每平方毫米的cell数量表示。D M是每平方毫米内存中系统主内存的密度。D C是逻辑与主存储器之间的连接以每平方毫米的互连数表示。如果存在多层设备或3D芯片堆叠则超过该平方毫米的整个体积都非常重要。D L可能是三者中历史上最熟悉的一种因为自从第一批IC以来人们一直在计算芯片上的晶体管数量。虽然听起来很简单但事实并非如此。处理器上不同类型的电路在密度上有所不同这在很大程度上是由于链接设备的互连。逻辑芯片中最密集的部分通常是构成处理器高速缓存的SRAM存储器数据被存储在其中以便快速重复访问。这些高速缓存是六晶体管单元的大型阵列可以将它们紧密封装在一起部分原因是其规则性。通过这种测量迄今为止报告的D L的最大值是使用TSMC 5纳米工艺制造的135兆位SRAM阵列每平方毫米封装了2.86亿个晶体管。在建议的命名法中该名称应为286M。但是逻辑块比嵌入其中的SRAM更复杂更不统一且密度更低。因此仅根据SRAM判断技术可能并不公平。2017年当时的英特尔高级研究员Mark Bohr提出了一种使用某些常见逻辑单元的加权密度的公式。该公式着眼于一个简单且普遍存在的两输入四晶体管与非门以及一个常见但更复杂的电路称为扫描触发器的单位面积晶体管数。在典型设计中它根据此类小栅极和大单元的比例对每个元素加权以产生每平方毫米单个晶体管的结果。Bohr当时说SRAM的密度如此之大应单独测量。据AMD高级研究员Kevin Gillespie称AMD在内部使用类似的东西。他说如果一个度量标准不考虑设备的连接方式那将是不准确的。由几位专家分别提出的另一种可能性是在经过商定的大面积的半导体知识产权中例如在Arm广泛使用的处理器设计中测量平均密度。实际上根据Arm的Cline的说法Arm放弃了单一指标的尝试而是希望从完整的处理器设计中提取电路功能块的密度。他说“我认为对于所有硬件应用来说没有一个适合所有人的逻辑密度指标”因为不同类型的芯片和系统的差异太大。他指出不同类型的处理器CPUGPU神经网络处理器数字信号处理器具有不同的逻辑和SRAM比率。最后LMC发起者选择不指定特定的D L测量方法而将其留给业界讨论。测量D M更加简单。目前主存储器通常是指DRAM因为它价格便宜耐用性高并且读写速度相对较快。DRAM单元由一个晶体管控制该晶体管控制对将位存储为电荷的电容器的访问。由于电荷会随时间泄漏因此必须定期刷新cell。如今电容器是建立在硅上方的互连层中的因此密度不仅受晶体管尺寸的影响还受互连几何形状的影响。LMC集团在已发表的文献中可以找到的最高D M值来自三星。在2018年该公司详细介绍了DRAM技术密度为每平方毫米200M2亿个单元。DRAM可能并不总是保持其作为主存储器的位置。当今诸如磁阻RAM铁电RAM电阻性RAM和相变RAM之类的替代存储技术已投入商业生产其中一些作为嵌入处理器本身的存储器另一些作为独立芯片。在主内存和逻辑之间提供足够的连接已经是当今计算系统的主要瓶颈。D C衡量的处理器和内存之间的互连历史上是由封装级技术而非芯片制造技术创建的。与逻辑密度和存储器密度相比DC已经在过去几十年稳步少得多的改善。取而代之的是随着新封装技术的引入和改进出现了离散的跳跃。在过去的十年中尤其是多事之秋因为单芯片单片系统SoC已让位给在硅中介层上紧密结合在一起的小芯片所谓的2.5D系统或堆叠成3D排列的小芯片。使用台积电集成芯片系统的系统3D芯片堆叠技术具有最高的DC在每平方毫米12K12000个互连。但是DC不一定需要将逻辑连接到单独的存储芯片。对于某些系统主存储器是完全嵌入式的。例如Cerebras Systems的机器学习大型芯片完全依赖于嵌入在单个大规模硅片上的逻辑核附近的SRAM。LMC发起者建议将描述一个将所有三个参数D LD M和D C中最好的一个组合的系统[260M200M12K]。英特尔首席技术官迈克尔·梅伯里Michael Mayberry认为用一个数字来描述半导体节点的先进性已经过去了很长时间。但是他原则上喜欢具有全面的系统级度量的想法。他说“即使是不完美的也可以选择达成共识的东西而不是当前的节点品牌。”他希望看到LMC扩展了更多详细级别以指定要测量的内容和方式。例如关于D M值Mayberry说它可能需要专门与与其所服务的处理器位于同一芯片封装内的存储器相关。他补充说归类为“主内存”的内容可能也需要进行微调。将来处理器和数据存储设备之间可能会有多层存储。例如英特尔和美光制造的3D XPoint内存是一种非易失性系统在DRAM和存储之间占据一席之地。进一步的批评是基于密度的度量标准如LMC和基于光刻的度量标准如GMT均与代工厂和存储芯片制造商的客户所要求的相距甚远。AMD的Gillespie说“有[密度]区域但也有性能功能和成本。” Mayberry补充说每种芯片设计都围绕这四个轴进行权衡以至于“没有一个单一的数字可以反映出节点的性能如何”。“排名第三的内存和存储最重要的指标仍然是单位成本” 全球第三大DRAM制造商美光科技公司高级研究员兼副总裁Gurtej Singh Sandhu说。“还密切考虑了其他几个因素包括基于特定市场应用的各种性能指标。”还有一个派别认为此时甚至不需要新的指标。GlobalFoundries负责工程和质量的高级副总裁Gregg Bartlett说这些措施“实际上仅在以缩放为主导的应用中才有用” 该公司于2018年结束了对7纳米工艺的追求。这个空间以及有限的客户和应用程序数量因此与绝大多数半导体行业的关系不大。” 仅剩下英特尔三星和台积电追求最后几个CMOS逻辑节点但它们几乎没有参与其中在全球半导体制造收入中占了很大一部分。Bartlett的公司不在该小组中他认为CMOS逻辑与专用技术例如嵌入式非易失性存储器和毫米波无线电的集成对行业的未来至关重要而不是扩展规模。但是毫无疑问持续扩展对许多半导体消费者而言很重要。尽管出于不同的原因LMC指标和GMT指标的创建者都感到紧迫感。对于LMC支持者来说在晶体管缩放的重要性不高的时代业界需要明确其长期发展前景以便他们能够招募技术人才来实现这一未来。对于Gargini和GMT支持者而言这是为了使整个行业步入正轨。他认为如果没有指标的同步该行业的效率就会降低。他说“这增加了失败的可能性。” “我们有10年的时间”直到硅CMOS完全停止收缩。“仅勉强够用”以产生将使计算不断发展的必要突破。未来智能实验室的主要工作包括建立AI智能系统智商评测体系开展世界人工智能智商评测开展互联网城市云脑研究计划构建互联网城市云脑技术和企业图谱为提升企业行业与城市的智能水平服务。  如果您对实验室的研究感兴趣欢迎加入未来智能实验室线上平台。扫描以下二维码或点击本文左下角“阅读原文”
http://www.zqtcl.cn/news/960045/

相关文章:

  • 可以查企业的网站网站建设的外国文献
  • 什么网站可以做相册视频企业网站开发时间
  • 德州市建设小学网站精品网站建设费用
  • 云主机可以做几个网站wordpress 自动发布
  • python网站开发简单吗小程序开发定制北京公司
  • 做网站什么都不懂 怎么做wordpress10款音乐插件
  • 何使网站的页面结构更为合理建用vs2013做网站案例
  • 帮人做空间网站怎么赚钱静态网站怎么维护
  • 3d网站带后台下载深圳建站公司设计深业集团
  • 上海人才中心网站电脑培训班
  • 桂林网站建设服务电话网页开发基础
  • 企业型网站建设策划网站案例模板
  • 怎么做产品网站wordpress ajax form
  • 智能建站设计开发电子商务网站的主流语言
  • 大型建站公司是干嘛的北京最富裕的三个区
  • 深圳网站建设设计公司苏州营销网站建设公司排名
  • 网站h1标签的应用漯河网站关键词优化
  • 企业做推广哪些网站比较好环球资源网官方网站
  • 没有网站如何做落地页城市门户网站建设
  • 网易梦幻西游手游官方网站下载制作网站谁家做的好
  • 北京网站制作外包如何在易语言上做网站
  • 中国的网站做欧美风广告设计是干什么的
  • 做酱菜网站做网站什么是解析什么是跳转
  • 西安企业网站备案一般得多少天网站建设公司2018
  • 网站建设安全方案许昌正规网站优化公司
  • 厦门 外贸网站一般什么企业需要建站
  • 代理注册公司需要什么条件网络推广优化服务
  • 做淘宝客网站需要备案吗物流企业
  • 珠海正规网站制作系统东莞建站多少钱
  • 做网站框架图哪个在线网站好用中铁三局招聘官网